max7000系列高密度、高性能可编程逻辑器件基于Altera的第二代MAX架构。基于eeprom的MAX 7000系列采用了先进的CMOS技术,可提供600至5000个可用的门、ISP、引脚对引脚延迟高达5 ns,计数器速度高达175.4 MHz。-5、-6、-7和-10速度等级的MAX 7000和MAX 7000E速度等级为-5、-6、-7、-10P和12p的MAX 7000和MAX 7000E遵守PCI特殊兴趣组(PCI SIG) PCI本地总线规范,修订2.2。见表3可用的速度等级.
由EDIF 200和300 netlist文件、参数化模块库(LPM)、Verilog HDL、VHDL和其他流行的EDA工具(如Cadence、Exemplar Logic、Mentor Graphics OrCAD、Synopsys和verilbest)的接口提供的额外设计入口和仿真支持支持编程Altera的主编程单元(MPU)和编程硬件从第三方制造商程序全部MAX 7000台设备BitBlasterTM串口下载线,ByteBlasterMVTM并口下载线,MasterBlasterIM串口/通用串行总线(USB)下载线程序最大7000个设备.
开路漏极输出选项在最大7000秒的设备可编程macrocell触发器,单独清除,预设,时钟,时钟使能控制可编程省电模式,使每个宏单元的ir降低50%以上可配置的扩展器产品术语分布,每个宏单元格允许最多32个产品术语44到208个引脚可用在塑料j引脚芯片载波(PLCC)、陶瓷引脚网格阵列(PGA)、塑料四轴扁平封装(POFP)、电源四轴扁平封装(RQFP)和1.0 mm薄四轴扁平封装(TQFP)封装中。
可编程安全位,用于保护专利设计3.3 v或5.0 v操作多伏1/0接口操作,允许设备与3.3 v或5.0 v设备接口(多伏1/0操作在44引脚封装中不可用)引脚兼容低电压MAX 7000A和MAX 7000B设备增强功能可在MAX 7000E和MAX 7000S设备ix引脚或逻辑驱动输出使能信号两个可选反转的全局时钟信号增强互连资源,提高路由可达性从1/0引脚到macroceil寄存器的专用路径提供了快速输入设置时间可编程输出转速控制软件设计支持和自动位置和路线提供Altera为基于windows的个人电脑和Sun开发的系统SPARCstation和HP 9000系列700/800工作站.
最多7000个设备包含32到256个宏单元,这些宏单元被组合成16个宏单元的组,称为逻辑阵列块(LABs)。每个宏单元有一个可编程和/固定或阵列和可配置的寄存器独立可编程时钟,时钟使能,清除,和预设功能。为了构建复杂的逻辑函数,每个宏单元可以使用可共享的expander产品术语和高速并行expander产品术语进行补充,以提供多达32个产品术语macrocell。
MAX 7000家庭提供可编程的速度/功率优化。速度关键部分的设计可以运行在高速/全功率,而其余部分运行在降低速度/低功率。这个速度/功率优化特性使发卡人能够配置一个或多个宏单元以50%或更低的功率运行,同时只增加一个名义上的定时延迟。MAX 7000 e和最大7000秒设备还提供了一个选项,减少输出缓冲器的转换率,最大限度地减少非临界速度信号切换时的噪声瞬变。所有MAX 7000设备的输出驱动器(除了44针设备)都可以设置为3.3 v或5.0 v操作,允许MAX 7000设备在混合电压系统中使用。MAX 7000系列是由Altera开发系统支持的,它是提供原理图,文本的集成包,包括VHDL Verilog HDL,和Altera硬件描述语言(AHDL)和波形设计入口,编译和逻辑svnthesis,仿真和时序分析,以及设备编程。该软件提供了EDIF 200和30 0,LPM, VHDL, Verilog HDL和其他接口:来自其他工业标准的基于pc和unix工作站的EDA工具的额外设计入口和仿真支持。该软件可在基于windows的个人电脑、Sun SPARCstation和HP9000系列700/800工作站上运行。
EP2SGX60EF1152I4N | Intel Altera |
EPCS16SI16N | Intel Altera |
EPCS16SI8N | Intel Altera |
EPCS4SI8N | Intel Altera |
EPCS64SI16N | Intel Altera |
EPM1270T144I5N | Intel Altera |
EPM3512AQI208-10N | Intel Altera |
EPM570T100I5N | Intel Altera |
EPM570T144I5N | Intel Altera |
EPM7128AETI100-10N | Intel Altera |