
SN65LVDS10x是一个差分线路接收器和一个LVTTL输入,分别连接到四个差分线路驱动器,这些驱动器实现了低压差分信号(LVDS)的电气特性。如EIA / TIA-644中所述,LVDS是一种数据信令技术,可提供低功耗,低噪声耦合和切换速度,以在相对长的距离内传输数据。(注:数据传输的最终速率和距离取决于介质的衰减特性,耦合到环境的噪声以及其他系统特性。)
该设备和信令技术的预期应用是用于在约100Ω的受控阻抗介质上进行点对点基带数据传输。传输介质可以是印刷电路板走线,背板或电缆。将驱动器集成到同一基板中,再加上均衡信号的低脉冲偏斜,可以对从输入重复的信号进行极其精确的时序对准。这在诸如时钟或串行数据流的信号的分配或扩展中特别有利。
SN65LVDS10x的工作温度范围为–40°C至85°C。
SN65LVDS10x是LVDS中继器系列的成员。LVDS中继器选择指南部分提供了该系列的简要概述。
接收器和驱动器达到或超过
ANSI EIA / TIA-644标准的要求
SN65LVDS105接收低压TTL
(LVTTL)电平
SN65LVDS104接收
±100 mV的差分输入电平
典型数据信令速率达到400 Mbps或
时钟频率达到400 MHz
采用3.3V单电源供电
具有
350 mV典型输出电压和100Ω负载的低压差分信号
传播延迟时间
SN65LVDS105 – 2.2 ns(典型值)
SN65LVDS104 – 3.1 ns(典型值)
LVTTL电平可承受5V
与具有外部网络的LVDS,PECL,
LVPECL,LVTTL,LVCMOS,GTL,BTL,CTT,
SSTL或HSTL输出电气兼容
禁用或V CC <1.5 V时,驱动器输出为高阻态
总线引脚ESD保护超过16 kV
SOIC和TSSOP封装.
| 型号 | 品牌 |
| MAX706MJA | Maxim |
| ADuM1200BRZ | ADI |
| AD976AARS | ADI |
| SN54LS273J | TI |
| OP27GZ | ADI |
| LMZ10505TZ-ADJ | TI |
| ISO7220CD | TI |
| MAX3087ESA+ | Maxim |
| XR17D158IV | Exar |
| CY7C1041DV33-10ZSXI | Infineon |
| 88E1145-E1-BBM1I000 | Marvell |
| ISO7220CD | TI |
| DS1818-10-3.3V | Maxim |
| DCP020505U | TI |
| XCF32PV0G48C | Xilinx |
| LTC4357MPMS8#PBF | ADI |
| MAX706TEPA+ | Maxim |
| TPS71219DRCT | TI |
| XCF32PV0G48C | Xilinx |
| AD9361BBCZ | ADI |
| OPA604AU | ADI |
| TMR3-0523 | Tracopower |
| ZUS60505 | Cosel |
| SiT9121AI-2DF-33E100.000000T | SiTime |
| 16CTQ100 | Vishay |
| DCP010515DBP-U | TI |
| AD580UH/883B | ADI |
| PTH05000WAH | TI |
| SN65LVDS104PWG4 | TI |
| LMZ10505TZ-ADJ | TI |
| LTC2990IMS#PBF | ADI |
| LTC487ISW | ADI |
| LTC4352IMS | ADI |
| CY2305SXI-1H | Infineon |
| DCR010505P | TI |