
描述
Xilinx@7系列FPGA由四个FPGA家族组成,解决了从低成本、小形式因素等完整的系统需求。成本敏感,高容量的应用,超高端连接带宽,逻辑容量,和信号处理能力,为最需要高性能的应用。7系列fpga包括:Spartan@-7系列:优化为低成本,低功耗,高签证官的性能。
可在低成本,非常小的形式事实上Kintex@-7 Family:优化了最佳的性价比,与上一代相比提高了2倍,启用了一个新的类包装最小的PCB脚托FPGAS之。Artix-7家族:针对低功耗的家兔进行优化virtex -7系列:为最高的系统性能和收发机和高DSP和loaic贯穿。提供最低的容量,系统性能提升2倍。高高通量,成本敏感的总物料清单成本堆叠硅互连(SSI)使能的能力器件应用程序技术。
建立在最先进的,高性能,低功耗(HPL), 28纳米。高k金属栅极(HKMG)工艺技术7系列fpga能够以2.9 Tb/s的I/O带宽、200万逻辑单元容量和5.3 TMAC/s DSP实现系统性能的无可比拟的提高,同时消耗的电力比上一代设备少50%,为ASSPs和asic提供了完全可编程的替代方案。
7系列FPGA特性总结先进的高性能FPGA逻辑基于真实的6输入查找表(LUT)技术,可配置为分布式内存。36kb双端口块RAM内置FIFO loaic片上数据缓冲。高性能的SelectiOTM技术,支持DDR3接口,最大1866 Mb/s。高速串行连接,内置千兆收发器,最大速率从600 Mb/s到6.6 Gb/s到28.05 Gb/s。提供特殊的低功耗模式,为芯片对芯片接口进行了优化用户可配置的模拟接口(XADC),包含双12位1MSPS模数转换器与片上热传感器和供应传感器带有25×18乘法器、48位累加器和高性能滤波预加器的DSP片,包括优化的symmetrio oefficient filterinq。强大的时钟管理块(CMT),结合锁相环(PLL)和混合模式时钟管理器(MMCM)块的高精度和低itter。PCI Express@ (PCle)的集成块,用于多达x8 Gen3 ndpoint和根端口设计。各种各样的配置选项,包括对商品记忆的支持。256位AES加密,HMAC/SHA-256认证,内置SEU检测和校正功能。低成本,线连接,无盖子倒装芯片和高信号完整性倒装芯片封装提供了在同一封装的家庭成员之间容易迁移。所有包可在Pb免费和选择包在Pb选项为高性能和最低功耗设计的28nm, HKMG, HPL工艺,1.0V铁芯电压工艺技术,甚至更低的功率的09V铁芯电压选项。
| XC4VSX55-10FFG1148I | XILINX |
| XC7VX690T-2FFG1761I | XILINX |
| XC7K480T-2FFG1156I | XILINX |
| XC7A100T-2CSG324I | XILINX |
| XC7Z020-2CLG484I | XILINX |
| XC7A200T-2FBG484I | XILINX |
| XC6SLX45-2FGG484I | XILINX |
| XC7Z045-2FFG900I | XILINX |
| XC7K325T-2FFG900I | XILINX |
| XC7K325T-2FFG676I | XILINX |
| XC7Z100-2FFG900I | XILINX |
| XCVU7P-2FLVC2104I | XILINX |